本文に飛ぶ
プレーンテキスト
博士論文
テキストデータを表すアイコン

直流駆動フリップフロップを用いたジョセフソン論理集積回路に関する研究

直流駆動フリップフロップを用いたジョセフソン論理集積回路に関する研究

著者
波多野雄治 [著]
原本の出版年月日
1992
製作者
国立国会図書館

この本を読むには この本を読むには ヘルプページへのリンク

視覚障害者等用データ送信サービスに登録している方はログインしてください。

ログイン

ログインするとテキストデータをダウンロードして読むことができます。

国立国会図書館デジタルコレクションで確認する

ご自身の端末でデジタル資料を読むことができるものもあります

書誌情報

資料種別
博士論文
タイトル
直流駆動フリップフロップを用いたジョセフソン論理集積回路に関する研究
タイトルよみ
チョクリュウ クドウ フリップ フロップ オ モチイタ ジョセフソン ロンリ シュウセキ カイロ ニ カンスル ケンキュウ
著者・編者
著者標目
出版年月日等
1992
出版年(W3CDTF)
1992
授与機関名
東京大学
授与年月日
平成4年1月23日
報告番号
乙第10498号
学位
博士 (工学)
出版地(国名コード)
JP
NDLC
UT51
一般注記
博士論文
国立国会図書館永続的識別子
info:ndljp/pid/3069337
コレクション(共通)
障害者向け資料
コレクション(障害者向け資料:レベル1)
コレクション(障害者向け資料:レベル2)
コレクション(個別)
国立国会図書館デジタルコレクション > デジタル化資料 > 博士論文
受理日(W3CDTF)
2011-12-05T11:12:12+09:00
記録形式(IMT)
image/jp2
デジタル化資料送信
図書館・個人送信対象
請求記号
UT51-93-P348
連携機関・データベース
国立国会図書館 : 国立国会図書館デジタルコレクション

目次

  • 目次

  • 第1章 序論

    p1

  • 1.1 はじめに

    p1

  • 1.2 本研究の背景と位置付け

    p1

  • 1.3 本研究の目的と概要

    p3

  • 第2章 基本回路型式の検討

    p5

  • 2.1 緒言

    p5

  • 2.2 交流駆動回路の遅延時間評価

    p5

  • 2.3 直流駆動回路の性能検討

    p8

  • 2.4 結言

    p12

  • 第3章 直流駆動フリップフロップの動作原理の検討

    p13

  • 3.1 緒言

    p13

  • 3.2 直流駆動フリップフロップの一般化モデル

    p13

  • 3.3 初期状態が定常状態である場合の解析解

    p17

  • 3.4 直流駆動フリップフロップの安定スイッチング条件

    p18

  • 3.5 分布定数モデルによる直流駆動フリップフロップスイッチング条件の検討

    p21

  • 3.6 直流駆動フリップフロップの出力取り出し法と電源供給法の総合比較

    p25

  • 3.7 結言

    p28

  • 第4章 直流駆動フリップフロップの特性評価

    p29

  • 4.1 緒言

    p29

  • 4.2 縦型磁束結合型素子の信頼性の検討

    p29

  • 4.3 3ビットカウンタの構成

    p31

  • 4.4 動作実験結果

    p34

  • 4.5 結言

    p38

  • 第5章 直流駆動フリップフロップを併用した交流駆動方式の検討

    p39

  • 5.1 緒言

    p39

  • 5.2 単相交流駆動方式と多相交流駆動方式

    p39

  • 5.3 単相交流駆動方式におけるフリップフロップの構成

    p42

  • 5.4 直流駆動フリップフロップによる出力バッファの構成

    p44

  • 5.5 3ビットプロセッサモデルにおける直流駆動フリップフロップの効果の確認

    p50

  • 5.6 結言

    p53

  • 第6章 直流駆動併用単相交流駆動方式の4ビットプロセッサ試作への応用

    p55

  • 6.1 緒言

    p55

  • 6.2 交流駆動回路部分のブロック分割直列給電法

    p55

  • 6.3 4ビットプロセッサの設計及び動作実験結果

    p57

  • 6.4 全直流駆動外部メモリインターフェース回路

    p59

  • 6.5 外部メモリインターフェース回路付4ビットプロセッサの設計及び動作実験結果

    p63

  • 6.6 直流駆動併用単相交流駆動方式の今後の課題

    p66

  • 6.7 結言

    p69

  • 第7章 ジョセフソン全直流駆動回路の検討

    p70

  • 7.1 緒言

    p70

  • 7.2 接合電流密度の増加

    p70

  • 7.3 スピードアップ接合の導入

    p73

  • 7.4 チップ上でのクロック発生

    p79

  • 7.5 全直流駆動回路の設計試作

    p84

  • 7.6 全直流駆動回路の動作実験結果

    p89

  • 7.7 直流駆動回路の性能向上策の検討

    p91

  • 7.8 結言

    p95

  • 第8章 結論

    p98

  • 参考文献

    p100

  • 謝辞

    p105